Инструкция для MSI G41M4-F, G41M4-L, G41TM-P31, G41TM-P33

(скачивание инструкции бесплатно)
Формат файла: PDF
Доступность: Бесплатно как и все руководства на сайте. Без регистрации и SMS.
Дополнительно: Чтение инструкции онлайн
background image

24

address strobe) to CaS (column address strobe). the less the clock cycles, the 

faster the dRaM performance. 
tRP

When the dRaM timing Mode sets to [Manual], the field is adjustable. this 

item controls the number of cycles for Row address Strobe (RaS) to be al-

lowed to precharge. if insufficient time is allowed for the RaS to accumulate its 

charge before dRaM refresh, refreshing may be incomplete and dRaM may 

fail to retain data. this item applies only when synchronous dRaM is installed 

in the system.
tRaS

When the dRaM timing Mode sets to [Manual], the field is adjustable. this set-

ting determines the time RaS takes to read from and write to a memory cell.
tRtP

When the dRaM timing Mode sets to [Manual], the field is adjustable. time 

interval between a read and a precharge command.
tRFC

When the dRaM timing Mode sets to [Manual], the field is adjustable. this set-

ting determines the time RFC takes to read from and write to a memory cell.  
tWR

When the dRaM timing Mode is set to [Manual], the field is adjustable. it speci-

fies the amount of delay (in clock cycles) that must elapse after the completion 

of a valid write operation, before an active bank can be precharged. this delay 

is  required  to  guarantee  that  data  in  the  write  buffers  can  be  written  to  the 

memory cells before precharge occurs.
tRRd

When the dRaM timing Mode sets to [Manual], the field is adjustable. Speci-

fies the active-to-active delay of different banks. 
tWtR

When the dRaM timing Mode is set to [Manual], the field is adjustable. this 

item controls the Write data in to Read Command delay memory timing. this 

constitutes the minimum number of clock cycles that must occur between the 

last valid write operation and the next read command to the same internal bank 

of the ddR device. 

FSB/dRaM Ratio

this item will allow you to adjust the ratio of FSB to memory.
adjusted dRaM Frequency (MHz)

it shows the adjusted memory frequency. Read-only.
adjust PCi-e Frequency (MHz)

this item allows you to adjust the PCi-e frequency.
auto disable dRaM/PCi Frequency

When set to [enabled], the system will remove (turn off) clocks from empty diMM 

and PCi slots to minimize the electromagnetic interference (eMi).

1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153