Инструкция для MSI G41M4-F, G41M4-L, G41TM-P31, G41TM-P33

(скачивание инструкции бесплатно)
Формат файла: PDF
Доступность: Бесплатно как и все руководства на сайте. Без регистрации и SMS.
Дополнительно: Чтение инструкции онлайн
background image

60

RaS (row address strobe) à CaS (column address strobe). Le moins fonctionne 

l’horloge, le plus vite est la performance de dRaM. 
tRP

Lorsque le dRaM timing Mode est mis en [Manual], ce domaine est ajustable.

Cet article contrôle le numéro de cycles pour que le Row address Strobe (RaS) 

soit permit à précharger. S’il n’y a pas assez de temps pour que le RaS ac-

cumule son charge avant le refraîchissement de  to dRaM, le refraîchissement 

peut être incomplet et le dRaM peut échouer à retirer les données. Cet article 

applique seulement quand le dRaM synchrone est installé dans le système.
tRaS

Lorsque le dRaM timing Mode est mis en [Manual], ce domaine est ajustable.

L’article détermine le temps que le RaS prend pour lire ou écrire une cellule 

de mémoire.
tRtP

Lorsque le dRaM timing Mode est mis en [Manual], ce domaine est ajustable. 

L’interval de temps entre un ordre de lecture et de précharge.
tRFC

Lorsque le dRaM timing Mode est mis en [Manual], ce domaine est ajustable. 

Ce réglage détermine le temps que RFC prend pour lire ou écrire une cellule 

de mémoire.  
tWR

Lorsque le dRaM timing Mode est mise en [Manual], ce domaine est ajustable. 

il spécifie la quantité de retard (en cycles d’horloge) qui doit se passer après 

l’achèvement  d’une  opération  valide  d’écriture,  avant  qu’une  active  banque 

puisse être chargée. Ce retard est revendiqué pour garantir que les données 

dans le tempon d’écriture puissent être écrites aux cellules de mémoire avant 

l’apparition du précharge.
tRRd

Lorsque le dRaM timing Mode est mise en [Manual], ce domaine est ajustable. 

il spécifie le retard activité-à-activité de banques différentes.
tWtR

Lorsque le dRaM timing Mode est mise en [Manual], ce domaine est ajustable. 

Cet article contrôle le timing de mémoire du Write data in à Read Command 

delay. Cela constitue le numéro minimum de cycles d’horloge qui s’agissent 

entre la dernière opération valide d’écriture et l’ordre de lecture suivant à la 

même banque internal du périphérique ddR. 

FSB/dRaM Ratio

Cet article vous permet d’ajuster le ratio du FSB à la mémoire.
adjusted dRaM Frequency (MHz)

il montre la fréquence ajustée de la mémoire. Lecture uniquement.
adjust PCi-e Frequency (MHz)

Cet article vous permet d’ajuster la fréquence du PCi-e.

1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153