Инструкция для MSI G41M4-F, G41M4-L, G41TM-P31, G41TM-P33

(скачивание инструкции бесплатно)
Формат файла: PDF
Доступность: Бесплатно как и все руководства на сайте. Без регистрации и SMS.
Дополнительно: Чтение инструкции онлайн
background image

78

timing  angeben.  Wenn  dRaM  erneuert  wird,  werden  Reihen  und  Spalten 

separat  adressiert.  Gestattet  es,  die  anzahl  der  Zyklen  der  Verzogerung  im 

timing  einzustellen,  die  zwischen  den  CaS  und  RaS  abtastsignalen  liegen, 

die verwendet werden, wenn der dRaM beschr ieben, ausgelesen oder auf-

gef rischt wird. eine hohe Geschwindigkeit fuhrt zu hoherer Leistung, während 

langsamere Geschwindigkeiten einen stabileren Betrieb bieten. 
tRP

Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM 

timing angeben. Legt die anzahl der taktzyklen fest, die das Reihenadress-

ierungssignal (Row address Strobe - RaS) für eine Vorladung bekommt. Wird 

dem RaS bis zur auffrischung des dRaM nicht genug Zeit zum aufbau seiner 

Ladung  gegeben,  kann  der  Refresh  unvollstandig  ausfallen  und  das  dRaM 

daten verlieren. dieser Menüpunkt ist nur relevant, wenn synchroner dRaM 

verwendet wird.
tRaS

Wenn  das  dRaM  tiMinG  auf  [Manual]  einstellt,  stellt  diese  einstellung  das 

nehmen  der  Zeit  RaS  fest,  um  von  zu  lesen  und  zu  einer  Speicherzelle  zu 

schreiben.
tRtP

Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM 

timing angeben. Legt die Pausenzeit zwischen ein Lesen Befehl und einem 

Vorladung Befehl.
tRFC

Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM 

timing  angeben.  Gestattet  es,  stellt  diese  einstellung  das  nehmen  der  Zeit 

RFC fest, um von zu lesen und zu einer Speicherzelle zu schreiben.  
tWR

Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM 

timing angeben. unter dieser optionlegen Sie die WR-Verzögerung (in den 

taktgeberzyklen)  fest.  dieses  Verzögerung  muss  garantieren,  dass  daten 

in den schreibenpuffern werden können zu den Speicherzellen geschrieben, 

bevor Vor-aufladung auftritt.
tRRd

Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM 

timing angeben. diese option legt die aktiv-zu-aktive Verzögerung von den 

unterschiedlichen angegrenzter teil des Speicher fest. 
tWtR

Lautet die einstellung unter dRaM timing [Manual], können Sie hier die dRaM 

timing angeben. Hier stellen Sie den tWtR-Wert (Write data in to Read Com-

mand delay memory timing) ein. dieses setzt die Mindestzahl der taktgeber-

zyklen fest, müssen die zwischen dem letzten gültigen Schreibenarbeitsgang 

und der folgende gelesene Befehl zur gleichen internen Bank der ddR Vor-

richtung auftreten. 

FSB/dRaM Ratio

Hier können Sie die FSB-/Speicher-aktrelation angeben.

1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153