Инструкция для MSI X58M

(скачивание инструкции бесплатно)
Формат файла: PDF
Доступность: Бесплатно как и все руководства на сайте. Без регистрации и SMS.
Дополнительно: Чтение инструкции онлайн
background image

De-39

Auto OverClock Technology

Settng ths tem to [Max FSB] allows the system to detect the FSB lmtaton for over-

clockng automatcally. If overclockng fals, you can try the lower FSB clock for over-

clockng successfully.

Adjusted Core Frequency (MHz)

Zegt de verstellte Frequenz der CPU (Base clock x Rato). Nur Anzege. 

QPI Configuraton

Drücken Se de Engabetaste <Enter>, um das Untermenü aufzurufen.

QPI Lnks Speed

Her können Se de QPI Lnk Geschwndgkettyp auswählen.

QPI Frequency

Her können Se de QPI Frequenz auswählen.

Memory-Z

Drücken Se de Engabetaste <Enter>, um das Untermenü aufzurufen.

DIMM1~6 Memory SPD Informaton

Drücken Se de Engabetaste <Enter>, um das Untermenü aufzurufen. Das Unter-

menü zegt de Informatonen des nstallerten Spechers an.

Advance DRAM Configuraton

Drücken Se de Engabetaste <Enter>, um das Untermenü aufzurufen.

1N/2N Memory Tmng

Können Se her de DRAM Tmng angeben. Legt de SDRAM Kommandorate fest.

De Enstellung 1N lässt den SDRAM Sgnal Kontroller mt enem 1N ((Taktzyklus) 

laufen. Be 2N läuft er mt zwe Zyklen. 1N st schneller als 2N.

CAS Latency (CL)

Her wrd de Verzögerung m Tmng (n Taktzyklen) engestellt, bevor das SDRAM

enen Lesebefehl nach dessen Erhalt auszuführen begnnt. 

tRCD

Wenn DRAM erneuert wrd, werden Rehen und Spalten separat adressert. Des 

gestattet es, de Anzahl der Zyklen und der Verzogerung m Tmng enzustellen, de 

zwschen den CAS und RAS Abtastsgnalen legen, de verwendet werden, wenn 

der DRAM beschreben, ausgelesen oder aufgefrscht wrd. Ene hohe Geschwn-

dgke t führ t zu höherer Lestung, während langsamere Geschwndgketen enen 

stableren Betreb beten.

tRP

Legt de Anzahl der Taktzyklen fest, de das Rehenadresserungssgnal (Row Ad-

dress Strobe - RAS) für ene Vorladung bekommt. Wrd dem RAS bs zur Auffrsc-

hung des DRAM ncht genug Zet zum Aufbau sener Ladung gegeben, kann der 

Refresh unvollständg ausfallen und das DRAM Daten verleren. Deser Menüpunkt 

st nur relevant, wenn synchroner DRAM verwendet wrd.

1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178